斯坦福仪器数字脉冲延迟发生器DG645
DG645是一款多功能的数字延迟/脉冲发生器,能够以高达10 MHz的重复率提供精确定义的脉冲。该乐器相比旧设计有若干改进——抖动更低、精度更高、触发率更快以及输出更多。DG645还具备以太网、GPIB和RS-232接口,用于仪器的计算机或网络控制。
DG645 数字延迟发生器
DG645是一款多功能的数字延迟/脉冲发生器,能够以高达10 MHz的重复率提供精确定义的脉冲。该乐器相比旧设计有若干改进——抖动更低、精度更高、触发率更快以及输出更多。DG645还具备以太网、GPIB和RS-232接口,用于仪器的计算机或网络控制。

时序图
DG645 数字延迟发生器主要特点
- 4个脉冲输出
- 8个延迟输出(可选)
- RMS抖动小于25ps。
- 触发频率至10 MHz
- 精密速率发生器
- 快速过渡时间
- Ovenized或Rb时间基准(可选)
- 以太网、GPIB 和 RS-232
延迟发生器定时
所有数字延迟发生器都通过计数快速时钟(通常为100 MHz)的周期来测量时间间隔。大多数数字延迟发生器还具备短可编程模拟延迟,以实现比时钟周期更细致的时间间隔。不幸的是,如果触发器与时钟不同步,可能会出现一个时钟周期(通常为10纳秒)。
DG645通过测量触发器相对于内部时钟的时序并补偿模拟延迟,消除了时序不确定性。这种方法将抖动减少约100×,并允许内部速率发生器以任意速率工作——而不仅仅是时钟频率的子倍数。
触发
DG645 有多种扳机模式。内部速率发生器周期抖动小于100 ps,可设置在100 μHz至10 MHz之间,分辨率为1 μHz。外部触发输入可调节阈值和斜率,可以触发计时周期、周期连发或单次射击。单发子弹可以通过按键触发。线路触发器与交流电源同步工作。后面板触发抑制输入可以在定时周期内禁用触发器或任一脉冲输出。
DG645 通过扳机保持和预放分频功能支持多种复杂的触发需求。
触发延迟设置了连续触发之间的最小时间。如果你的应用中的触发事件产生了需要时间衰减的显著噪声瞬态,这就非常有用。触发保持还可用于以输入触发率的亚倍数触发DG645。
触发预标可使DG645能够同步触发更快的信号源,但触发频率仅为原始触发频率的亚倍数。例如,DG645可以通过预减频80,000触发输入,从而同步触发1 kHz的模式锁定激光器。此外,DG645还为每个前面板输出单独预分频器,使每个输出能以触发速率的子倍数运行。
前面板输出
前面板有五个输出:T0、AB、CD、EF和GH。T字体0输出在定时周期的整个过程中被断言。T的前缘0是零时间参考。编程延迟(A、B、C、D、E、F、G 和 H)设置在 0 秒到 2000 秒之间,分辨率为 5 ps,用于控制四个脉冲输出的前沿和后缘的时序。
每个前面板输出可驱动50 Ω负载,源阻抗为50 Ω。输出振幅可设置在0.5至5.0 V之间,输出偏移可超过±2伏直流,以提供几乎任何逻辑电平(如NIM、ECL、PECL、CMOS等)。在任何输出振幅下,输出跳变时间均小于2纳秒。
后面板输出
可选的后面板输出以支持多种应用。选项1提供了T线0输出和八个程序延迟(A、B、C、D、E、F、G 和 H),在5 V逻辑电平下,转换时间小于1纳秒。选项2提供相同的输出,但为30 V、100纳秒脉冲,过渡时间小于5纳秒,用于高噪声环境下的定时分布。选项3提供八个组合输出,提供1到4个脉冲,5 V逻辑电平,转换时间小于1纳秒。每个输出具有50 Ω的源阻抗。
时间基线
标准时间基准的精度为5 ppm,抖动为10-8,适用于许多应用。对于需要更高速率和延迟精度或降低速率和延迟抖动的用户,也提供可选的时间基准。
标准时间基1秒延迟的时序误差可达5微秒,OCXO时间基为200纳秒,而铷时间基仅为500 ps(均为校准一年后)。
对于短暂延迟,抖动通常为20 ps。然而,对于1秒延迟,标准时间基准最多可带来10纳秒的抖动,而可选时基的额外抖动不到10ps。
快速上升时间模块
DG645前面板输出的过渡时间小于2纳秒。SRD1 是一种附件,内置于直列 BNC 连接器中,可将前面板输出的上升时间缩短至低于 100 ps。最多可安装五个SRD1到前面板,以缩短所有输出的上升时间。






